本網站使用相關技術提供更好的閱讀體驗,同時尊重使用者隱私,點這裡瞭解中央社隱私聲明當您關閉此視窗,代表您同意上述規範。
Your browser does not appear to support Traditional Chinese. Would you like to go to CNA’s English website, “Focus Taiwan" ?
こちらのページは繁体字版です。日本語版「フォーカス台湾」に移動しますか。
中央社一手新聞APP Icon中央社一手新聞APP
下載

台積電5奈米試產 推出完整設計架構

2019/4/3 22:32
請同意我們的隱私權規範,才能啟用聽新聞的功能。
請同意我們的隱私權規範,才能啟用聽新聞的功能。

(中央社記者張建中新竹3日電)晶圓代工廠台積電今天宣布,5奈米製程已進入試產階段,在開放創新平台下推出完整的5奈米設計架構,協助客戶實現5G與人工智慧的5奈米系統單晶片設計。

台積電表示,相較7奈米製程,5奈米的微縮功能在安謀(ARM)的Cortex-A72核心上能夠提供1.8倍的邏輯密度,速度增快15%。

5奈米製程還具有極紫外光(EUV)微影技術所提供的製程簡化效益,台積電指出,5奈米製程能提供晶片設計業者全新等級的效能及功耗解決方案,支援下一世代的高階行動及高效能運算應用產品。

台積電研究發展與技術發展副總經理侯永清表示,在5奈米世代,設計與製程需要密切的共同最佳化,台積電與設計生態系統夥伴緊密合作,確保在客戶需要時能提供經由驗證的矽智財組合與電子設計自動化工具。

台積電與益華(Cadence)、新思科技(Synopsys)、Mentor Graphics及ANSYS,透過台積電的開放創新平台電子設計自動化驗證專案,進行全線電子設計自動化工具的驗證。

台積電指出,5奈米設計架構包括5奈米設計規則手冊、製程設計套件及通過矽晶驗證的基礎與介面矽智財,並且全面支援通過驗證的電子設計自動化工具及設計流程。(編輯:鄭雪文)1080403

中央社「一手新聞」 app
iOS App下載Android App下載

本網站之文字、圖片及影音,非經授權,不得轉載、公開播送或公開傳輸及利用。

地機族
172.30.142.87